Présentation

Article interactif

1 - FILIÈRE FDSOI

2 - DU MOSFET PLANAIRE AUX ARCHITECTURES MULTI-GRILLE ET 3D

3 - DU FDSOI AUX TECHNOLOGIES ÉMERGENTES, QUASI-SOI ET HYBRIDES

4 - CONCLUSION

5 - GLOSSAIRE

6 - SIGLES ET ABRÉVIATIONS

Article de référence | Réf : E2382 v1

Glossaire
Dispositifs FD silicium sur isolant (SOI) - Application More Moore et nouvelles architectures

Auteur(s) : Francis BALESTRA

Relu et validé le 18 janv. 2021

Pour explorer cet article
Télécharger l'extrait gratuit

Vous êtes déjà abonné ?Connectez-vous !

Sommaire

Présentation

RÉSUMÉ

Cet article traite de l’état de l’art et des perspectives des dispositifs FDSOI (Fully Depleted Silicon On Insulator). Les avantages de ces technologies pour les applications «More Moore» sont rappelés, avant d’exposer leurs propriétés électriques, ainsi que les principales solutions pour leur amélioration. L’évolution de ces technologies vers de nouvelles architectures multigrilles et 3D, qui sont non seulement complètement désertées mais aussi totalement inversées, pour les composants les plus intégrés est ensuite mise en exergue. Les technologies émergentes, basées sur d’autres types de transport des porteurs, des matériaux innovants et des structures hybrides sont également détaillées.

Lire cet article issu d'une ressource documentaire complète, actualisée et validée par des comités scientifiques.

Lire l’article

ABSTRACT

Fully Depleted SOI Devices: More Moore applications and New Architectures

This article discusses the state of the art and the perspectives of FDSOI (Fully Depleted Silicon On Insulator) devices. The advantages of these technologies for "More Moore" applications are restated, and their electrical properties and the main boosters for their performance are described. The evolution of these technologies toward new multi-gate and 3D architectures, which are not only "fully depleted" but also "fully inverted", for the most densely integrated components is then highlighted. The emerging technologies, based on other types of carrier transport, innovative materials and hybrid structures are also detailed.

Auteur(s)

  • Francis BALESTRA : Directeur de Recherche au CNRS - IMEP-LAHC, Grenoble INP, Grenoble, France

INTRODUCTION

La tendance historique en micro/nanoélectronique ces quarante dernières années a été d'augmenter la vitesse et la densité d’intégration, en réduisant la dimension des dispositifs électroniques, en diminuant la dissipation d'énergie par transition binaire pour les applications logiques « More Moore » et en développant de nombreuses fonctionnalités nouvelles pour les futurs systèmes électroniques. Nous sommes confrontés à des défis colossaux pour continuer cette progression exponentielle des performances : augmentation substantielle de la consommation d'énergie et de l’échauffement des circuits qui peut compromettre l'intégration et la performance futures des circuits intégrés ; réduction des performances des interconnexions traditionnelles métal/diélectrique à faible permittivité ; lithographie ; intégration hétérogène de nouvelles fonctionnalités pour les futurs nanosystèmes, etc.

Par conséquent, de nombreuses technologies de rupture, de nouveaux matériaux et dispositifs innovants sont aujourd’hui nécessaires. En ce qui concerne l’augmentation des performances et la réduction substantielle de la puissance statique et dynamique des circuits logiques haute performance et ultra basse consommation, ainsi que des nanosystèmes autonomes, qui est l’objet de cet article, des matériaux alternatifs et/ou de nouvelles architectures de dispositifs sont obligatoires pour les technologies CMOS et « beyond-CMOS ».

Cet article se concentre sur les principales tendances, défis, limites et solutions possibles pour les dispositifs très fortement intégrés basés sur la technologie FD silicium sur isolant, ainsi que ses extensions pour repousser les limites d’intégration des circuits et optimiser leur performance. Nous traiterons des technologies les plus matures ou prometteuses suivantes : dispositifs MOS FDSOI incluant de possibles accélérateurs de performances (canaux Ge et III-V alternatifs au Si, effets des contraintes mécaniques, maîtrise des phénomènes de canaux courts et de la variabilité des propriétés électriques), évolution des dispositifs FDSOI vers des architectures innovantes (double-grille, triple-grille/FinFET, grille enrobante/gate-all-around, intégration 3D), composants émergents en FDSOI (FET tunnel à commutation abrupte), quasi-SOI (MOSFET et TFET en couche 2D sur isolant) et hybrides (MOSFET et TFET à grille ferroélectrique, MOSFET et TFET intégrant des matériaux innovants à changement de phase ou à base de nano-filament).

Cet article est réservé aux abonnés.
Il vous reste 94% à découvrir.

Pour explorer cet article
Téléchargez l'extrait gratuit

Vous êtes déjà abonné ?Connectez-vous !


L'expertise technique et scientifique de référence

La plus importante ressource documentaire technique et scientifique en langue française, avec + de 1 200 auteurs et 100 conseillers scientifiques.
+ de 10 000 articles et 1 000 fiches pratiques opérationnelles, + de 800 articles nouveaux ou mis à jours chaque année.
De la conception au prototypage, jusqu'à l'industrialisation, la référence pour sécuriser le développement de vos projets industriels.

KEYWORDS

FDSOI MOS transistor   |   multi-gate devices   |   FET tunnel   |   novel materials

DOI (Digital Object Identifier)

https://doi.org/10.51257/a-v1-e2382


Cet article fait partie de l’offre

Électronique

(227 articles en ce moment)

Cette offre vous donne accès à :

Une base complète d’articles

Actualisée et enrichie d’articles validés par nos comités scientifiques

Des services

Un ensemble d'outils exclusifs en complément des ressources

Un Parcours Pratique

Opérationnel et didactique, pour garantir l'acquisition des compétences transverses

Doc & Quiz

Des articles interactifs avec des quiz, pour une lecture constructive

ABONNEZ-VOUS

Lecture en cours
Présentation

5. Glossaire

FDSOI MOSFET (Fully Depleted Silicon-On-Insulator Metal-Oxide-Semiconductor Field Effect Transistor)

Transistor métal-oxyde-semiconducteur à effet de champ électrique réalisé sur couche mince de silicium-sur-isolant complètement désertée.

More Moore

Loi de Moore donnant les évolutions exponentielles au cours du temps des principaux paramètres des composants nanoélectroniques.

roadmap IRDS

Principale feuille de route internationale actuelle pour l’évolution des performances des composants et systèmes nanoélectroniques.

matériaux 2D

Matériaux d’épaisseur monoatomique pouvant être retenus pour l’intégration ultime des composants FET.

intégration 3D

Intégration suivant la 3e direction en profondeur qui permet de continuer d’augmenter la densité d’intégration des circuits.

HAUT DE PAGE

Cet article est réservé aux abonnés.
Il vous reste 95% à découvrir.

Pour explorer cet article
Téléchargez l'extrait gratuit

Vous êtes déjà abonné ?Connectez-vous !


L'expertise technique et scientifique de référence

La plus importante ressource documentaire technique et scientifique en langue française, avec + de 1 200 auteurs et 100 conseillers scientifiques.
+ de 10 000 articles et 1 000 fiches pratiques opérationnelles, + de 800 articles nouveaux ou mis à jours chaque année.
De la conception au prototypage, jusqu'à l'industrialisation, la référence pour sécuriser le développement de vos projets industriels.

TEST DE VALIDATION ET CERTIFICATION CerT.I. :

Cet article vous permet de préparer une certification CerT.I.

Le test de validation des connaissances pour obtenir cette certification de Techniques de l’Ingénieur est disponible dans le module CerT.I.

Obtenez CerT.I., la certification
de Techniques de l’Ingénieur !
Acheter le module

Cet article fait partie de l’offre

Électronique

(227 articles en ce moment)

Cette offre vous donne accès à :

Une base complète d’articles

Actualisée et enrichie d’articles validés par nos comités scientifiques

Des services

Un ensemble d'outils exclusifs en complément des ressources

Un Parcours Pratique

Opérationnel et didactique, pour garantir l'acquisition des compétences transverses

Doc & Quiz

Des articles interactifs avec des quiz, pour une lecture constructive

ABONNEZ-VOUS

Lecture en cours
Glossaire
Sommaire
Sommaire

BIBLIOGRAPHIE

  • (1) - BALESTRA (F.) -   Nanoscale CMOS : Innovative Materials.  -  Modeling and Characterization, Francis Balestra Ed., ISTE-Wiley (2010).

  • (2) - BALESTRA (F.) -   Beyond CMOS Nanodevices (tomes 1 et 2).  -  Francis Balestra Ed., ISTE-Wiley (2014).

  • (3) - BALESTRA (F.), BRINI (J.), GENTII (P.) -   Deep depleted SOI MOSFETs with back potential control : a numerical simulation, Solid-St.  -  Electron. 28, pp. 1031-1037 (1985).

  • (4) - BALESTRA (F.) -   *  -  . – PhD Grenoble INP, Avril 1985, « Caractérisation et simulation des transistors MOS Silicium-Sur-Isolant avec contrôle du potentiel par une grille arrière, application aux transistors MOS Silicium-Sur-Saphir », voir aussi par exemple « Challenges to ultra-low-power operation, BALESTRA (F.), Chapitre dans « Future Trends in Microelectronics, Journey into the Unknown », S. Luryi et al Eds, Wiley (2015).

  • (5) - COLINGE (J.P.) -   Subthreshold slope of thin-film SOI MOSFET's.  -  IEEE Electron Device Letters ,...

Cet article est réservé aux abonnés.
Il vous reste 94% à découvrir.

Pour explorer cet article
Téléchargez l'extrait gratuit

Vous êtes déjà abonné ?Connectez-vous !


L'expertise technique et scientifique de référence

La plus importante ressource documentaire technique et scientifique en langue française, avec + de 1 200 auteurs et 100 conseillers scientifiques.
+ de 10 000 articles et 1 000 fiches pratiques opérationnelles, + de 800 articles nouveaux ou mis à jours chaque année.
De la conception au prototypage, jusqu'à l'industrialisation, la référence pour sécuriser le développement de vos projets industriels.

Cet article fait partie de l’offre

Électronique

(227 articles en ce moment)

Cette offre vous donne accès à :

Une base complète d’articles

Actualisée et enrichie d’articles validés par nos comités scientifiques

Des services

Un ensemble d'outils exclusifs en complément des ressources

Un Parcours Pratique

Opérationnel et didactique, pour garantir l'acquisition des compétences transverses

Doc & Quiz

Des articles interactifs avec des quiz, pour une lecture constructive

ABONNEZ-VOUS

Sommaire

QUIZ ET TEST DE VALIDATION PRÉSENTS DANS CET ARTICLE

1/ Quiz d'entraînement

Entraînez vous autant que vous le voulez avec les quiz d'entraînement.

2/ Test de validation

Lorsque vous êtes prêt, vous passez le test de validation. Vous avez deux passages possibles dans un laps de temps de 30 jours.

Entre les deux essais, vous pouvez consulter l’article et réutiliser les quiz d'entraînement pour progresser. L’attestation vous est délivrée pour un score minimum de 70 %.


L'expertise technique et scientifique de référence

La plus importante ressource documentaire technique et scientifique en langue française, avec + de 1 200 auteurs et 100 conseillers scientifiques.
+ de 10 000 articles et 1 000 fiches pratiques opérationnelles, + de 800 articles nouveaux ou mis à jours chaque année.
De la conception au prototypage, jusqu'à l'industrialisation, la référence pour sécuriser le développement de vos projets industriels.

Cet article fait partie de l’offre

Électronique

(227 articles en ce moment)

Cette offre vous donne accès à :

Une base complète d’articles

Actualisée et enrichie d’articles validés par nos comités scientifiques

Des services

Un ensemble d'outils exclusifs en complément des ressources

Un Parcours Pratique

Opérationnel et didactique, pour garantir l'acquisition des compétences transverses

Doc & Quiz

Des articles interactifs avec des quiz, pour une lecture constructive

ABONNEZ-VOUS