Présentation
En anglaisAuteur(s)
-
Augustin COELLO-VERA : Chef de Service Technologie Alcatel Espace
-
Claude DREVON : Ingénieur à Alcatel Espace
Lire cet article issu d'une ressource documentaire complète, actualisée et validée par des comités scientifiques.
Lire l’articleINTRODUCTION
Il est très difficile de donner une définition précise d’un circuit hybride. Il y a néanmoins quelques caractéristiques de base qui permettent aisément de les identifier. Un circuit hybride est réalisé sur un substrat isolant, généralement en céramique, sur lequel une fonction électrique complète est formée en utilisant des composants actifs et passifs. Les composants actifs peuvent être en puces nues ou encapsulés en boîtiers. Les composants passifs sont soit imprimés sur le substrat céramique, soit en forme de chips. Dans tous les cas, le report des composants se fait en surface.
Dans l’esprit de cette définition, les hybrides existent depuis la fin des années 50.
Il y a deux familles de circuits hybrides :
-
les hybrides à couches épaisses : dans cette famille, des encres spécifiquement conçues sont appliquées sur un substrat, puis cuites dans un four. L’application est normalement faite suivant la technique de la sérigraphie qui, en utilisant un écran spécifique du circuit en question, évite des opérations de masquage. Plusieurs couches (conductrices, résistives, diélectriques) peuvent ainsi être réalisées séquentiellement. L’appellation couche épaisse vient du fait que les films sont assez épais : de 10 à 50 µm d’épaisseur ;
-
les hybrides à couches minces : ce nom s’applique aux hybrides dont les couches conductrices, résistives ou diélectriques sont réalisées par déposition sous vide : évaporation ou pulvérisation cathodique. La définition des lignes fait appel à des techniques de photolithographie : masquage avec des résines photosensibles puis gravure. Les films ainsi obtenus sont minces : de 10 à 100 nm. Les circuits n’ont qu’une seule couche conductrice, avec ou sans couche résistive et/ou diélectrique.
La technologie des circuits hybrides a évolué assez rapidement depuis le début de la décennie. L’axe principal d’évolution est celui d’une densité de connexions de plus en plus grande, qui s’obtient soit en augmentant le nombre de couches (spécialement dans la couche mince), soit en améliorant les techniques de marquage et gravure. C’est ainsi qu’une nouvelle terminologie est apparue pour ces circuits hybrides à grande densité d’interconnexions : le module multipuce (MCM Multi Chip Module).
Il est important de décrire deux catégories de MCM qui sont l’évolution directe des hybrides à couches épaisses et à couches minces :
-
MCM-C : circuits hybrides à puces nues sur substrat céramique dont la réalisation des couches fait appel à la sérigraphie ;
-
MCM-D : circuits hybrides à puces nues sur substrat céramique ou conducteur dont la réalisation des couches fait appel aux techniques de microlithographie issues de la fabrication des semiconducteurs.
DOI (Digital Object Identifier)
Cet article fait partie de l’offre
Électronique
(227 articles en ce moment)
Cette offre vous donne accès à :
Une base complète d’articles
Actualisée et enrichie d’articles validés par nos comités scientifiques
Des services
Un ensemble d'outils exclusifs en complément des ressources
Un Parcours Pratique
Opérationnel et didactique, pour garantir l'acquisition des compétences transverses
Doc & Quiz
Des articles interactifs avec des quiz, pour une lecture constructive
Présentation
6. Conception assistée par ordinateur (CAO)
6.1 Choix de conception
La chaîne de conception CAO pour circuits hybrides était, au départ, une aide au dessin. Elle rassemble aujourd’hui la chaîne de conception des circuits imprimés aux circuits intégrés monolithiques. Les maillons de base de la chaîne sont présentés sur la figure 11.
HAUT DE PAGE
La première phase de la conception commence au niveau d’une liste d’équipotentielles (NETLIST). Ces données peuvent être générées par le concepteur ou bien extraites d’une base de données fournisseur. Des exemples sont montrés sur la figure 12.
HAUT DE PAGE6.1.2 Placement des composants
Une fois que l’information de la NETLIST est complétée et vérifiée, le deuxième maillon dans la chaîne de conception est le placement des composants. Cela peut se réaliser soit interactivement soit automatiquement.
Les géométries des résistances peuvent être générées automatiquement en spécifiant les paramètres physiques et les limites de chaque résistance. Cela remplace complètement les techniques manuelles de calcul.
HAUT DE PAGE
Après le placement des composants, l’étape suivante est le routage du circuit. Le routage peut être automatique ou interactif. Il tient compte des règles de conception particulières aux technologies utilisées. La figure 13 montre un exemple de circuit hybride routé.
HAUT DE PAGE
Après le routage, le circuit est fini. Il reste à...
Cet article fait partie de l’offre
Électronique
(227 articles en ce moment)
Cette offre vous donne accès à :
Une base complète d’articles
Actualisée et enrichie d’articles validés par nos comités scientifiques
Des services
Un ensemble d'outils exclusifs en complément des ressources
Un Parcours Pratique
Opérationnel et didactique, pour garantir l'acquisition des compétences transverses
Doc & Quiz
Des articles interactifs avec des quiz, pour une lecture constructive
Conception assistée par ordinateur (CAO)
BIBLIOGRAPHIE
-
(1) - * - * étude théorique de la questionΔ comporte des résultats d’essais de laboratoireo étude technologique de la question
-
(2) - ROSE (A.) - Thin film circuit manufacturing using thick film technology (La fabrication de circuit couche mince utilisant la technologie couche épaisse). - Hybrid Circuit Technology (USA) no 21, p. 48-49, mars 1990 (*).
-
(3) - ROCHE (G.), LABREGERE (G.), PAROTON (L.) - Les encres organométalliques pour utilisation en microélectronique couche épaisse. - Textes des communications « Journées d’études Matériaux et Microélectronique hybride ». Paris, p. 23 à 32. SEE, 7 et 8 avril 1992 (*Δo).
-
(4) - * - ESL Europe News – Issue 4. ESL (1993) (Δ).
-
(5) - TUMMALA (R.), AHMED (S.) - Packaging technology for IBM system 390/ ES 9000 family of mainframe computers (Technologies d’encapsulation pour les systèmes IBM 390/ES de la famille des calculateurs 9000). - Proceedings « 8th European Hybrid Microelectronics Conference »...
Cet article fait partie de l’offre
Électronique
(227 articles en ce moment)
Cette offre vous donne accès à :
Une base complète d’articles
Actualisée et enrichie d’articles validés par nos comités scientifiques
Des services
Un ensemble d'outils exclusifs en complément des ressources
Un Parcours Pratique
Opérationnel et didactique, pour garantir l'acquisition des compétences transverses
Doc & Quiz
Des articles interactifs avec des quiz, pour une lecture constructive